

## Universidade Tecnológica Federal do Paraná – UTFPR Departamento de Ciência da Computação

#### Arquitetura e Organização de Computadores

Prof. Paulo C. Gonçalves

paulogoncalves@utfpr.edu.br

## Aula de Hoje:

- Questões sobre desempenho de hardware
- Organização multicore
- Organização multicore x86 da Intel

Capítulo 18
William Stallings
Arquitetura e Organização de Computadores
8ª Edição



## **Computadores Multicore**

## Definição:

- Um computador multicore, conhecido também com chip multiprocessador
- Combina dois ou mais processadores (chamados núcleos – core) em uma única peça de silício (chamada pastilha – die)



## **Computadores Multicore**



https://www.zdnet.com/pictures/intel-celebrates-40-years-of-chipmaking-photos/34/



https://www.zdnet.com/pictures/intel-celebrates-40-years-of-chipmaking-photos/35/



Figura 18.10 Diagrama de blocos do Intel Core i7



- Microprocessadores viram um aumento exponencial no desempenho
  - Organização melhorada
  - Frequência de clock aumentada
- Aumento em paralelismo (ordem cronológica):
  - Pipeline
  - Superescalar (pipeline paralelo)
  - Multithreading simultâneo (SMT)
  - Multicore



Figura 2.12 Desempenho do microprocessador Intel (Gibbs, 2004<sup>n</sup>)



**Pipeline:** instruções individuais são executadas por um pipeline de estágios de tal forma que, durante a execução de uma instrução em um estágio, outra instrução é executada em outro estágio do pipeline



Superescalar: vários pipelines são construídos pela replicação de recursos da execução. Isto possibilita execução paralela de instruções em pipeline paralelos, assim que os hazards (conflitos) são evitados





Multithreading simultâneo (SMT): bancos de registradores são replicados para que várias threads possam compartilhar o uso dos recursos do pipeline



(b) Multithreading simultaneo



**Multicore:** cada núcleo (core) consiste de todos dos componentes de um processador independente

- Registradores
- Unidade Lógico e Aritmética ULA
- Hardware de pipeline
- Unidade de Controle UC
- Caches L1 de dados e instruções







• Além de vários núcleos os chips atuais incluem também cache L2 e, em alguns casos, cache L3, em uma única pastilha de silício



(c) Multicore

Figura 18.10 Diagrama de blocos do Intel Core i7



## Complexidade aumentada

- Há um conjunto de problemas relacionados ao projeto e fabricação de chips de computadores
- O aumento na complexidade para lidar com todas as questões de lógica relacionas com:
  - Pipelines muito longos
  - Vários pipelines superescalares
  - Vários bancos de registradores SMT
- Consequência:
  - Grande parte do chip é ocupada com lógica de coordenação e transferência de sinais
  - Isso aumenta a dificuldade de projeto, fabricação e depuração de chips



## Utilização de transistores do chip

| Processor •                                            | Transistor count \$            | Date of introduction \$ | Designer \$   | Process • | Area •                  |
|--------------------------------------------------------|--------------------------------|-------------------------|---------------|-----------|-------------------------|
| Xbox One X (Project Scorpio) main SoC                  | 7,000,000,000 <sup>[85]</sup>  | 2017                    | Microsoft/AMD | 16 nm     | 360 mm <sup>2[85]</sup> |
| IBM z13 Storage Controller                             | 7,100,000,000                  | 2015                    | IBM           | 22 nm     | 678 mm²                 |
| 28-core Xeon Platinum 8180                             | 8,000,000,000 <sup>[86]</sup>  | 2017                    | Intel         | 14 nm     |                         |
| 22-core Xeon Broadwell-E5                              | 7,200,000,000 <sup>[87]</sup>  | 2016                    | Intel         | 14 nm     | 456 mm²                 |
| POWER9                                                 | 8,000,000,000                  | 2017                    | IBM           | 14 nm     | 695 mm²                 |
| 72-core Xeon Phi                                       | 8,000,000,000                  | 2016                    | Intel         | 14 nm     | 683 mm²                 |
| IBM z14 Storage Controller                             | 9,700,000,000                  | 2017                    | IBM           | 14 nm     | 696 mm²                 |
| Freedom U500 Base Platform Chip (E51, 4×U54)<br>RISC-V | 250,000,000 <sup>[88]</sup>    | 2017                    | SiFive        | 28 nm     | ~30 mm²                 |
| 32-core SPARC M7                                       | 10,000,000,000 <sup>[89]</sup> | 2015                    | Oracle        | 20 nm     |                         |
| SPARC64 XII (12-core)                                  | 5,450,000,000 <sup>[90]</sup>  | 2017                    | Fujitsu       | 20 nm     | 795 mm <sup>2</sup>     |
| Apple A12X Bionic (octa-core ARM64 "mobile SoC")       | 10,000,000,000 <sup>[91]</sup> | 2018                    | Apple         | 7 nm      | 122 mm <sup>2</sup>     |
| Apple A10X Fusion (hexa-core ARM64 "mobile SoC")       | 4,300,000,000 <sup>[92]</sup>  | 2017                    | Apple         | 10 nm     | 96.40 mm <sup>2</sup>   |
| Centriq 2400                                           | 18,000,000,000 <sup>[93]</sup> | 2017                    | Qualcomm      | 10 nm     | 398 mm <sup>2</sup>     |
| 32-core AMD Epyc                                       | 19,200,000,000                 | 2017                    | AMD           | 14 nm     | 768 mm <sup>2</sup>     |
| Fujitsu A64FX                                          | 8,876,000,000 <sup>[94]</sup>  | 2018 <sup>[95]</sup>    | Fujitsu       | 7 nm      |                         |
| GC2 IPU                                                | 23,600,000,000                 | 2018                    | Graphcore     | 16 nm     | 825 mm <sup>2</sup>     |
| Tegra Xavier SoC                                       | 9,000,000,000 <sup>[96]</sup>  | 2018                    | Nvidia        | 12 nm     | 350 mm²                 |

http://en.wikipedia.org/wiki/Transistor\_count



## Questões sobre desempenho de software

- Software normalmente provoca sobrecarga como:
  - resultado de <u>comunicação e a distribuição de</u> trabalho para vários processadores
  - Sobrecarga de coerência de cache
    - Coerência de cache será explicado mais adiante
- O desempenho alcança picos e depois começa a degradar por causa do aumento da sobrecarga de uso de vários processadores



## Questões sobre desempenho de software



# Dificuldade de criar programa paralelo em multiprocessador

#### **Analogia:**

- Oito reporteres tentando escrever um único artigo na esperança de realizar o trabalho oito vezes mais rápido
  - Para ter sucesso, a tarefa precisa ser dividida em oito partes de mesmo tamanho, pois senão alguns repórteres estariam ociosos enquanto esperam aqueles com partes maiores terminen
  - Outro perigo do desempenho seria que os repórteres gastariam muito tempo comunicando entre si em vez de escrever suas partes do artigo
  - Para essa analogia e para a programação paralela, os desafios incluem escalonamento, balanceamento de carga, tempo para sincronização e overhead para a comunicação entre as partes



## Dificuldade de criar programa paralelo em multiprocessador

#### **Analogia:**

- Oito reporteres tentando escrever um único artigo na esperança de realizar o trabalho oito vezes mais rápido
  - Para ter sucesso, a tarefa <u>precisa ser dividida em oito</u> <u>partes de mesmo tamanho</u>, pois senão alguns repórteres estariam ociosos enquanto esperam aqueles com partes maiores terminen
    - escalonamento e balanceamento
  - Outro perigo do desempenho seria que os repórteres gastariam muito tempo comunicando entre si em vez de escrever suas partes do artigo
    - tempo para sincronização e overhead para a comunicação entre as partes



#### Coerência de cache

- Coerência de cache e protocolo MESI
  - Protocolo MESI, do inglês Modified, Exclusive, Shared, Invalid
  - Nos atuais sistemas multiprocessadores, é comum haver um ou dois níveis de cache associados a cada processador
  - Esta organização é essencial para alcançar um desempenho razoável, no entanto, isso cria um problema conhecido como problema de coerência de cache



 Esta animação do VivioJS foi projetada para ajudar você a entender o protocolo de coerência do cache MESI

https://www.scss.tcd.ie/Jeremy.Jones/VivioJS/caches/MESIHelp.htm







- Uma linha de cache pode estar em um dos quatro estados
  - INVÁLIDO: linha de cache não presente no cache
  - EXCLUSIVO: linha de cache presente somente neste cache e idêntica à cópia na memória
  - MODIFICADO: linha de cache presente <u>somente</u> neste cache e <u>cópia da memória desatualizada</u> (obsoleta)
  - COMPARTILHADO: linha de cache nesse cache e, possivelmente, outros caches, todas as cópias são idênticas às da memória



 Aqui está o diagrama de transição de estado para uma linha de cache:





### Sequência de amostra para tentar

| ido S                                                                                                   |  |  |
|---------------------------------------------------------------------------------------------------------|--|--|
| A CPU1 atualiza a0 no cache e na memória e invalida todos os outros caches com o endereço a0 - estado E |  |  |
|                                                                                                         |  |  |
| ı CPU0<br>reço a0 -                                                                                     |  |  |
|                                                                                                         |  |  |
|                                                                                                         |  |  |
| -<br>-                                                                                                  |  |  |



## Organização multicore

- No nível mais alto da descrição, as principais variáveis em uma organização multicore são as seguintes:
  - Número de núcleos processadores no chip
  - Número de níveis de cache no chip
  - Quantidade de cache compartilhada
- Próximo slide com exemplos de cada organização:
  - (a) ARM11 MPCore
    - O MPCore ARM11 HTC, iPhone 3G, iPod Touch, Kindle, 3DS Nintendo e o tablet Nokia N800
  - (b) AMD Opteron
  - (c) Intel Core Duo
  - (d) Intel Core i7



- (a) ARM11 MPCore
- (b) AMD Opteron
- (c) Intel Core Duo
- (d) Intel Core i7



(a) Cache L1 dedicada



(c) Cache L2 compartilhada



(b) Cache L2 dedicada



(d) Cache L3 compartilhada



- A única cache no chip é L1, com cada núcleo tendo a sua cache L1 dedicada
- Quase invariavelmente, a cache L1 é dividida em caches de dados e instruções
  - Um exemplo desta organização é ARM11 MPCore



(a) Cache L1 dedicada



- Não há compartilhamento da cache no chip
- Há bastante área disponível no chip para permitir a cache L2
  - Um exemplo desta organização é o AMD Opteron





- Uma alocação semelhante de espaço do chip para memória, porém com uso de cache L2 compartilhada
  - O Core Duo da Intel tem essa organização



(c) Cache L2 compartilhada



- (a) ARM11 MPCore
- (b) AMD Opteron
- (c) Intel Core Duo
- (d) Intel Core i7



(a) Cache L1 dedicada



Núdeo de CPU 1

L1-D

L1-I

Cache L2

Cache L2

Memória principal

(b) Cache L2 dedicada



(d) Cache L3 compartilhada



## Arquitetura de núcleo individual

- Intel Core Duo usa <u>núcleos superescalares</u>
- Intel Core i7 usa <u>multithreading simultâneo</u> (SMT)
  - Aumenta número de threads suportadas
    - 4 núcleos SMT, cada um suportando 4 threads, aparece como um multicore de 16 núcleos.



## Organização multicore x86 da Intel - Core Duo

- O Intel Core Duo, introduzido em 2006
- Dois x86 superscalares, cache L2 compartilhada
- Cache L1 dedicado por núcleo
  - Instrução de 32 KB e dados de 32KB
- Unidade de controle térmico por núcleo:
  - Controla dissipação de calor no chip
  - Maximiza desempenho dentro das restrições
  - Melhora a ergonomia (menor barulho do ventilador)
  - Importante para Notebooks e sistemas móveis



## Diagrama de blocos do Intel Core Duo





Barramento frontal

## Organização multicore x86 da Intel - Core Duo

- Lógica de gerenciamento de energia:
  - Monitora condições térmicas e atividade da CPU
  - Ajusta voltagem e consumo de energia
  - Pode chavear subsistemas lógicos individuais
  - Objetivo: reduzir consumo sempre que possível



## Organização multicore x86 da Intel - Core Duo

#### Cache L2 de 2 MB compartilhada:

- Alocação dinâmica:
  - Aloca espaço da cache com base nas necessidades atuais do núcleo.
  - A um núcleo pode ser atribuído até 100 por cento da cache L2.
- Suporte MESI para caches L1 anexadas:
  - Uma linha de cache obtém o estado M quando um processador escreve nela
  - Se a linha não estive no estado E ou M antes de escrever nela, a cache envia uma requisição Leitura-Para-Posse que garante que a linha existe na cache L1 e está no estado I na outra cache L1

## Diagrama de blocos do Intel Core Duo





## Organização multicore x86 da Intel - Core Duo

- Cache L2 de 2 MB compartilhada:
  - Estendido para dar suporte a Core Duo múltiplo em SMP (Multiprocessador Simétrico)
    - Dados L2 compartilhados entre núcleos locais ou externos



## Organização Multiprocessador Simétrico

**Figura 17.5** Organização de um multiprocessador simétrico



## Diagrama de blocos do Intel Core Duo





## Organização multicore x86 da Intel - Core i7

- Novembro de 2008
- Quatro processadores SMT x86
- Cache L2 dedicada, L3 compartilhada
- Pré-busca especulativa para caches
  - O hardware analisa padrões de acesso e tenta preencher as caches de forma especulativa com dados que provavelmente serão requisitados logo
  - É interessante comparar o desempenho desta organização. O Core 2 Quad tem uma cache L2 compartilhada, semelhante ao Core Duo

**Tabela 18.1** Latência de cache (em ciclos de clock)

| CPU         | Frequência de clock | Cache L1 | Cache L2 | Cache L3  |
|-------------|---------------------|----------|----------|-----------|
| Core 2 Quad | 2,66 GHz            | 3 ciclos | 15 cidos | _         |
| Core i7     | 2,66 GHz            | 4 ciclos | 11 cidos | 39 ciclos |



## Organização multicore x86 da Intel - Core i7

- Controlador de memória DDR3 no chip:
  - Três canais de 8 bytes (192 bits) gerando 32 GB/s
  - Sem barramento frontal
- Caminho de interconexão rápida(QPI QuickPath Interconect):
  - Interconexão ponto a ponto coerente com cache (MESI)
  - Comunicações de alta velocidade entre chips processadores
  - Transferências de 6,4 G por segundo, 16 bits por transferência
  - Pares bidirecionais dedicados.
  - Largura de banda total de 25,6 GBps

https://www.intel.ca/content/dam/doc/white-paper/quick-path-interconnect-introduction-paper.pdf



## Diagrama em blocos do Intel Core i7

Figura 18.10 Diagrama de blocos do Intel Core i7



## **Arquitetura QuickPath**



https://www.intel.ca/content/dam/doc/white-paper/quick-path-interconnect-introduction-paper.pdf

#### Leitura recomendada

Capítulo 18
William Stallings
Arquitetura e Organização de Computadores
8ª Edição

